# **Processadors actuals**

# **MIPS**

M I P

| Versió   | nº de<br>bits          | Processadors                                                                                                                  | Comentaris                                                         |  |  |  |
|----------|------------------------|-------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------|--|--|--|
| MIPS 1   | 32                     | R2000, R3000                                                                                                                  | Versió comercial del processador MIPS de la universitat d'Stanford |  |  |  |
| MIPS II  | 32                     | R600                                                                                                                          | Base estàndard del MIPS32                                          |  |  |  |
| MIPS III | 64                     | R4000                                                                                                                         | Primera arquitectura MIPS de 64 bits                               |  |  |  |
| MIPS IV  | 64                     | R5000, R10000                                                                                                                 | Actualització del MIPS III                                         |  |  |  |
| MIPS V   | 64                     | R12000, R16000                                                                                                                | Base de l'estàndard MIPS64                                         |  |  |  |
|          |                        |                                                                                                                               | Arquitectures actuals                                              |  |  |  |
| MIPS32   |                        | Basada en MIPS II<br>Inclou instruccions del MIPS III, IV i V per augmentar l'eficiència del codi i la transferència de dades |                                                                    |  |  |  |
| MIPS64   | Basat en é<br>És compa | el MIPS V<br>tible amb el MIPS32                                                                                              |                                                                    |  |  |  |

#### **Aplicacions**

Fabricants d'estacions de treball: SGI, MIPS Computer Systems, Inc., Olivetti, Siemens-Nixdorf, Acer, Digital Equipment Corporation, NEC i DeskStation.

Diversos sistemes operatius van ser portats a l'arquitectura, exemples d'això són el SGI IRIX, Microsoft Windows NT (fins el Windows NT 4.0) i Windows CE, Linux, BSD, UNIX System V, SINIX, MIPS Computer Systems RISC/us. ...

# MIPS R2000/R3000

#### Esquema d'alt nivell del MIPS

- 5 nivells de segmentació
- 32 registres de propòsit general i 3 d'especials



# MIPS R2000/R3000

# Segmentació:



# Organització MIPS



### **Processador MIPS**

- Organització
  - Unitat aritmètica i lògica (ALU).
  - Unitat aritmètica sencera, operacions de multiplicació i divisió.
  - Unitat de coma flotant (FPU).
  - Coprocessador dedicat a la memòria cau i virtual

### **Processador MIPS**

- Memòria
  - Es denomina paraula (word) al contingut d'una cel·la de memòria.
  - Utilitza paraules de 32 bits. Les adreces de memòria es corresponen a dades de 8 bits (byte). En una paraula hi ha quatre bytes.
  - Per accedir a una paraula es llegeixen 4 bytes.
  - Existeixen dues formes per numerar els bytes dins la paraula:
    - Big endian (IBM, Motorola, MIPS): L'adreça del byte més significatiu finalitza a 00 (si la paraula està alineada)



 Little endian (Intel, Dec): L'adreça del byte menys significatiu finalitza a 00 (si la paraula està alineada)

Byte 0



### **Processador MIPS**



Sense signe i amb signe en complement a dos

Reals

Sencers

Precisió simple i doble

#### Característiques

- Pot moure bytes, mitges paraules i paraules dels registres a memòria i al revés.
- Pot processar números sencers binaris de 32 bits, amb i sense signe
- Té capacitat de processar números binaris reals o de coma flotant en simple i doble precisió.
- No disposa d'operacions a nivell de bit

### **MIPS**

#### Registres especials:

3 registres de 32 bits:

- PC: Comptador de programa.
- HI: Part alta del resultat d'una multiplicació o divisió.
- LO: Part baixa del resultat d'una multiplicació o divisió.

Bit (b)

Byte (8 bits, B)

Halfword (16 bits, H)

Word (32 bits, W)

#### Registres de propòsit general:

32 registres de 32 bits accessibles directament des de l'assemblador mitjançant el seu nom de registre o el seu número de registre.

| Número                                                            | Nom                                                                  | Significat                                                                                                 | Utilització/ Comentaris                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|-------------------------------------------------------------------|----------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| \$0<br>\$1<br>\$2<br>\$3<br>\$4<br>\$5                            | \$z0<br>\$at<br>\$v0<br>\$v1<br>\$a0<br>\$a1<br>\$a2                 | Constant zero Temporal Valor 0 Valor 1 Argument 0 Argument 1 Argument 2                                    | Registre de lectura que conté el valor 0 Reservat per l'assemblador Retorn de les funcions Valor alt en operacions de 64 bits Primer paràmetre de les funcions Segon paràmetre de les funcions Tercer paràmetre de les funcions                                                                                                                                                                                                                                                                                                                                  |
| \$7<br>\$8<br>\$9<br>\$10<br>\$11<br>\$12<br>\$13<br>\$14<br>\$15 | \$a3<br>\$t0<br>\$t1<br>\$t2<br>\$t3<br>\$t4<br>\$t5<br>\$t6<br>\$t7 | Argument 3  Temporal 0  Temporal 1  Temporal 2  Temporal 3  Temporal 4  Temporal 5  Temporal 6  Temporal 7 | Quart paràmetre de les funcions  Registre temporal 0 (no es guarda en les crides a les funcions) Registre temporal 1 (no es guarda en les crides a les funcions) Registre temporal 2 (no es guarda en les crides a les funcions) Registre temporal 3 (no es guarda en les crides a les funcions) Registre temporal 4 (no es guarda en les crides a les funcions) Registre temporal 5 (no es guarda en les crides a les funcions) Registre temporal 6 (no es guarda en les crides a les funcions) Registre temporal 7 (no es guarda en les crides a les funcions) |

#### Registres del processador

| Número                                                               | Nom                                                                  | Significat                                                                                                                          | Utilització/ Comentaris                                                                                                                                                                                                                                                                                                                                                                                                                    |
|----------------------------------------------------------------------|----------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| \$16<br>\$17<br>\$18<br>\$19<br>\$20<br>\$21<br>\$22                 | \$s0<br>\$s1<br>\$s2<br>\$s3<br>\$s4<br>\$s5<br>\$s6                 | Temporal Mem. 0 Temporal Mem. 1 Temporal Mem. 2 Temporal Mem. 3 Temporal Mem. 4 Temporal Mem. 5 Temporal Mem. 6                     | Registre temporal 0 (es guarda en les crides a les funcions) Registre temporal 1 (es guarda en les crides a les funcions) Registre temporal 2 (es guarda en les crides a les funcions) Registre temporal 3 (es guarda en les crides a les funcions) Registre temporal 4 (es guarda en les crides a les funcions) Registre temporal 5 (es guarda en les crides a les funcions) Registre temporal 6 (es guarda en les crides a les funcions) |
| \$23<br>\$24<br>\$25<br>\$26<br>\$27<br>\$28<br>\$29<br>\$30<br>\$31 | \$s7<br>\$t8<br>\$t9<br>\$k0<br>\$k1<br>\$gp<br>\$sp<br>\$fp<br>\$ra | Temporal Mem. 7  Temporal 8  Temporal 9  Nucli 0  Nucli 1  Punter variables globals  Punter de pila  Punter trama  Adreça de retorn | Registre temporal 7 (es guarda en les crides a les funcions)  Registre temporal 8 (no es guarda en les crides a les funcions)  Registre temporal 9 (no es guarda en les crides a les funcions)  Reservat pel nucli del S.O.  Reservat pel nucli del S.O.  Punter a la zona de dades globals  Punter de pila  Punter a la base de la pila  Guarda l'adreça de retorn en les crides a les funcions                                           |

#### Registres de la unitat de coma flotant

- 32 registres de 32 bits
- En les instruccions de simple precisió, es poden utilitzar tots els registres: \$0, \$1, ..., \$31.
- En les instruccions de doble precisió s'utilitzen per parelles de registres parell/senar: \$0, \$2, \$4, ...., \$30.

#### Coprocessadors

- Poden haver-hi fins a quatre coprocessadors.
  - Fins a 32 registres cadascun, accessibles mitjançant instruccions específiques.
- Coprocessador 0
  - Coprocessador de control de sistema
  - Incorporat en el xip de la CPU.
  - Controla el subsistema de la memòria cau.
  - Suporta el sistema de la memòria virtual i tradueix les adreces virtuals en físiques.
  - Suporta la gestió de les excepcions
  - Controla els canvis del mode d'execució (usuari, nucli i supervisor).
  - Proporciona el control de diagnòstic i la recuperació per les fallades.
- Coprocessador 1
  - Reservat per la unitat de coma flotant.
- Coprocessador 2
  - Reservat per implementacions especifiques.
- Coprocessador 3
  - Reservat per la unitat de coma flotant en el MIPS 64.

#### Format de les dades de la FPU

Punt flotant de simple precisió (32 bits) (.fmt tipus S)

Punt flotant de doble precisió (64 bits) (.fmt tipus D)

Punt fix de precisió simple (32 bits) (.fmt tipus W)

### **MIPS**

- Cicle d'execució: Següència repetitiva dels passos:
  - 1. Cerca de la instrucció (fetch): Obté des de la memòria la instrucció que s'ha d'executar.
  - Descodificació de la instrucció: Determina el tipus d'instrucció i la seva llargada en cas de que estigui formada per més d'una paraula. S'ha d'especificar com estaran codificats els operants, l'operació i l'adreça de la propera instrucció.
  - 3. Cerca d'operants: Localitza i aconsegueix les dades que es corresponen als operants de la instrucció.
  - 4. Execució: Realitza l'operació amb els operants d'entrada per generar un resultat i determinar el seu estat.
  - 5. Emmagatzemar el resultat: Guarda el resultat a la memòria de dades o als registres. S'especifica en el codi d'operació.
  - 6. Determinar la propera instrucció: Determina quina serà la propera instrucció que s'executarà. Inclou els mecanismes per fer salts incondicionals, bifurcacions i crides a subrutines.

#### Instruccions (assemblador)

- Te un format de 3 operants, preservant l'ordre natural: a = b + c -> add a, b, c
- Les instruccions de transferència de dades (load i store) només tenen dos operants:
  - lw Registre, Adreça de memòria
  - sw Registre, Adreça de memòria
- Arquitectura Load/Store. Totes les operacions aritmètiques i lògiques es realitzen entre registres.
   Per operar les variables de la memòria primer s'han de carregar als registres (load) i per emmagatzemar el resultat s'ha de fer amb les instruccions de guardar a memòria (store).
- Accés a memòria. La paraula és de 32 bits i pot adreçar un byte. Les instruccions de transferència de dades que accedeixen a:
  - Mitges paraules (de 16 bits) com lh, sh, .., només poden adreçar posicions de memòria parelles.
  - A bytes (8 bytes) com lb, sb, .., poden adreçar qualsevol posició de memòria.

Totes les instruccions ocupen 32 bits -> les instruccions de salt (bne, beq, j, ...) només poden accedir a adreces múltiples de 4. Les instruccions tenen la possibilitat de codificar adreces invàlides, que poden provocar, en temps d'execució, intents d'accés a memòria incorrectes, que generen una excepció d'adreçament incorrecte.

- L'adreça 0000h conté la paraula formada pels bits 10h, 11h, 12h i 13h, la paraula 13121110h.
- Si s'accedeix a l'adreça 000Ah, es pot llegir la mitja paraula formada pels bytes 1Ah i 1Bh -> 1B1Ah.
- Si s'accedeix al byte de l'adreça 0005h es pot llegir el byte 15h.

| Adreça |     | òria |     |     |
|--------|-----|------|-----|-----|
| @0000h | 10h | 11h  | 12h | 13h |
| @0004h | 14h | 15h  | 16h | 17h |
| @0008h | 18h | 19h  | 1Ah | 1Bh |
| @000Ch | 1Ch | 1Dh  | 1Eh | 1Fh |

#### Instruccions: Codificació

La senzillesa del repertori d'instruccions del MIPS, juntament amb el fet que totes les instruccions ocupen la mateixa mida d'instrucció (32 bits), fa que hi hagi més d'una forma de codificar i d'interpretar els codis d'instrucció de MIPS32.

Hi ha tres formats:

Format R:

| 6 bits | 5 bits | 5 bits | 5 bits | 5 bits | 6 bits |
|--------|--------|--------|--------|--------|--------|
| СО     | rs     | rt     | rd     | shamp  | funct  |

Aquestes instruccions es corresponen al subconjunt d'instruccions del repertori que utilitzen bàsicament adreçaments a registre. Aquest format d'instrucció conté camps que varien entre 5 i 6 bits.

co: Conté la codificació del codi d'operació genèric.

rs: Conté la codificació del registre que correspon al primer operand font de la instrucció.

rt: Conté la codificació del registre que correspon al segon operand font de la instrucció.

rd: Conté la codificació del registre que correspon a l'operant destí de la instrucció.

**shamp**: Conté un valor que indica la quantitat de desplaçament. S'utilitza en algunes instruccions com, per exemple, les de desplaçament de bits a l'esquerre o a la dreta. En les instruccions que no s'utilitza aquest camp, es posa a 0.

funct: Aquest camp indica una funció dins la operació genèrica codificada en el primer camp (o codi d'operació). Per exemple, la suma (add) i la diferència (sub) són la mateixa operació (amb codi 0) però amb funcions diferents (la 32 i la 34 respectivament).

Exemple: add \$1, \$2, \$3 -> \$1 := \$2 + \$3

| 0 | 2 | 3 | 1 | 0 | 32 |
|---|---|---|---|---|----|
| 0 | 2 | 3 | 1 | 0 | 34 |

sub \$1, \$2, \$3 -> \$1 := \$2 + \$3

#### Instruccions: Codificació

Format I:

| 6 bits | 5 bits | 5 bits | 16 bits                      |
|--------|--------|--------|------------------------------|
| CO     | rs     | rt     | Adreça destí/ Valor immediat |

Aquestes instruccions es corresponen al subconjunt d'instruccions que utilitzen el mode d'adreçament immediat.

co: Conté la codificació del codi d'operació genèric.

rs: Conté la codificació d'un registre font.

rt: Conté la codificació d'un registre que pot ser font o destí.

Adreça destí / Valor immediat: Conté la codificació d'un valor immediat de 16 bits. Si la instrucció és de salt, es considera part de l'adreça destí (adreçament relatiu al PC). En cas que sigui un altre tipus d'instrucció es un valor immediat corresponent a una constant. Segons el tipus d'operació aquest valor es pot interpretar com a valor sense signe o bé com un valor amb signe representat en C'2. Per exemple, en una instrucció addi (sumar) representa que és un valor amb signe codificat en C'2. En canvi, en una instrucció andi (and lógica) s'interpreta com un valor sense signe.

Exemple:

| addi \$1, \$2, 100 -> \$1 := \$2 + 100    | 8  | 2 | 1 | 100 |
|-------------------------------------------|----|---|---|-----|
|                                           |    |   |   |     |
| lw \$1, 100(\$2) -> \$1 := Mem[\$2 + 100] | 35 | 2 | 1 | 100 |

#### Instruccions: Codificació

Format J:

| 6 bits | 26 bits      |
|--------|--------------|
| СО     | Adreça destí |

Aquests format s'utilitza en algunes instruccions de salt.

co: Conté la codificació del codi d'operació genèric.

Adreça destí : Conté la codificació d'un valor immediat de 26 bits que representa una adreça absoluta de memòria.

L'adreça no és un valor en bytes, sinó que representa una quantitat de paraules de 32 bits, és a dir, que cal multiplicar per quatre el valor per indicar una posició de memòria. Els salts absoluts no tenen accés a tota la memòria, només poden saltar a les 2<sup>26+2</sup> posicions més properes al PC. Els quatre bits més significatius, no es modifiquen.

Exemple:

#### Instruccions: Modes d'adreçament

### Per registre (R)

- Els operants de la instrucció es troben en algun dels registres.
- És el mode d'adreçament més ràpid. No necessita cap accés a memòria per aconseguir els operants.



• Exemple: add \$1, \$0, \$0

Suma el contingut dels registre \$0 (un zero) amb ell mateix i deixa el resultat (zero) al registre \$1. És la forma més ràpida de posar a zero un registre.

### Instruccions: Modes d'adreçament

#### Immediat (I)

• L'operant està codificat dins de la pròpia instrucció. També és molt ràpid, ja que l'operant és dins de la CPU, al registre IR.

| 6 bits | 5 bits | 5 bits | 16 bits |
|--------|--------|--------|---------|
| CO     | rs     | rt     | Operant |

• Exemple: *addi \$1, \$0, 0* 

Suma el valor del registre \$0 (un zero) amb el valor immediat 0 i deixa el resultat (zero) al registre \$1. És una altre forma per posar a zero un registre.

La quantitat de bits dels valors immediats queda limitat per la mida de les instruccions del MIPS32 que és de 32 bits. Mai es podran carregar valors de 32 bits amb una sola instrucció.

#### Instruccions: Modes d'adreçament

#### Base més desplaçament o indexat

- L'operant és a la memòria. L'adreça s'obté sumant un valor fixa i un de variable que s'utilitza com a índex.
- S'utilitza per accedir als valors d'un vector. El valor fixa sol ser l'adreça inicial del vector, i el valor variable l'índex.



• Exemple: lw \$1, 4(\$2)

Copia al registre al registre \$1, el valor que hi ha a la posició de memòria que s'obté de la suma de 4 amb el contingut del registre \$2.

#### Instruccions: Modes d'adreçament

#### Relatiu al PC

- L'operant s'obté de forma indexada (base o desplaçament) utilitzant un valor fix més el valor variable del registre PC.
- Normalment s'utilitza en les instruccions de control de flux (bifurcacions i sals condicionals).



• Exemple: bne \$0, \$1, 100

S'efectua un salt a l'adreça PC + 100, si el valor del registre \$0 és diferent al valor del registre \$1.

El salt relatiu està codificat en C'2. Aquest desplaçament, senyala el nombre d'instruccions que s'ha d'avançar o retrocedir.

El salt es calcula: PC := (PC+4)+desp\*4

### Instruccions: Tipus

- Instruccions de transferència de dades
- Instruccions aritmètiques per nombres sencers
- Instruccions lògiques
- Instruccions d'activació condicional
- Instruccions de rotació i desplaçament
- Instruccions de control de programa
- Instruccions de control de sistema

Instruccions: MIPS32

| 1       |         |           |           |           |           |          |          |
|---------|---------|-----------|-----------|-----------|-----------|----------|----------|
| ABS.D   | ABS.S   | ADD       | ADD.D     | ADD.S     | ADDI      | ADDIU    | ADDU     |
| AND     | ANDI    | BC1F      | BC1FL     | BC1T      | BC1TL     | BC2F     | BC2FL    |
| BC2T    | BC2TL   | BEQ       | BEQL      | BGEZ      | BGEZAL    | BGEZALL  | BGEZL    |
| BGTZ    | BGTZL   | BLEZ      | BLEZL     | BLTZ      | BLTZAL    | BLTZALL  | BLTZL    |
| BNE     | BNEL    | BREAK     | C.cond.D  | C.cond.S  | CACHE     | CEIL.W.D | CEIL.W.S |
| CFC1    | CFC2    | CLO       | CLZ       | COP2      | CTC1      | CTC2     | CVT.D.S  |
| CVT.D.W | CVT.S.D | CVT.S.W   | CVT.W.D   | CVT.W.S   | DIV       | DIV.D    | DIV.S    |
| DIVU    | ERET    | FLOOR.W.D | FLOOR.W.S | J         | JAL       | JALR     | JR       |
| LB      | LBU     | LDC1      | LDC2      | LH        | LHU       | LL       | LUI      |
| LW      | LWC1    | LWC2      | LWL       | LWR       | MADD      | MADDU    | MFC0     |
| MFC1    | MFC2    | MFHI      | MFLO      | MOV.D     | MOV.S     | MOVF     | MOVF.D   |
| MOVF.S  | MOVN    | MOVN.D    | MOVN.S    | MOVT      | MOVT.D    | MOVT.S   | MOVZ     |
| MOVZ.D  | MOVZ.S  | MSUB      | MSUBU     | MTC0      | MTC1      | MTC2     | MTHI     |
| MTLO    | MUL     | MUL.D     | MUL.S     | MULT      | MULTU     | NEG.D    | NEG.S    |
| NOR     | OR      | ORI       | PREF      | ROUND.W.D | ROUND.W.S | SB       | SC       |
| SDC1    | SDC2    | SH        | SLL       | SLLV      | SLT       | SLTI     | SLTIU    |
| SLTU    | SQRT.D  | SQRT.S    | SRA       | SRAV      | SRL       | SRLV     | SSNOP    |
| SUB     | SUB.D   | SUB.S     | SUBU      | SW        | SWC1      | SWC2     | SWL      |
| SWR     | SYNC    | SYSCALL   | TEQ       | TEQI      | TGE       | TGEI     | TGEIU    |
| TGEU    | TLBP    | TLBR      | TLBWI     | TLBWR     | TLT       | TLTI     | TLTIU    |
| TLTU    | TNE     | TNEI      | TRUNC.W.D | TRUNC.W.S | WAIT      | XOR      | XORI     |

### Transferència de dades

| Sintax                                       | Sintaxi                                                                                                                   |                                 | Descripció                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | Exemple                                                                                                                                                                                                                                                                                                                       |
|----------------------------------------------|---------------------------------------------------------------------------------------------------------------------------|---------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ld<br>Ibu<br>Ih<br>Ihu<br>Iui<br>Iw<br>Iwl   | rt, desp(rs)<br>rt, desp(rs)<br>rt, desp(rs)<br>rt, desp(rs)<br>rd, imm16<br>rt, desp(rs)<br>rt, desp(rs)<br>rt, desp(rs) | 1<br>1<br>1<br>1<br>1<br>1<br>1 | $ \begin{aligned} &\text{rt} = \text{ext\_signe}(\text{Mem}[\text{desp+}(\text{rs})]_{70}, 32) \\ &\text{rt} = \text{ext\_zeros}(\text{Mem}[\text{desp+}(\text{rs})]_{70}, 32) \\ &\text{rt} = \text{ext\_signe}(\text{Mem}[\text{desp+}(\text{rs})]_{150}, 32) \\ &\text{rt} = \text{ext\_zeros}(\text{Mem}[\text{desp+}(\text{rs})]_{150}, 32) \\ &\text{rd}_{3116} = \text{imm16}; \text{rd}_{150} = 0; \\ &\text{rt} = \text{Mem}(\text{desp+}(\text{rs})] \\ &\text{rt}_{3116} = \text{Mem}[\text{desp+}(\text{rs})] \\ &\text{rt}_{160} = \text{Mem}[\text{desp+}(\text{rs})] \end{aligned} $ | Ib \$1, 100(\$2); Carregar a \$1 un byte amb signe Ibu \$1, 100(\$2); Carregar a \$1 un byte sense signe Ih \$1, 100(\$2); Carregar a \$1 16 bits amb signe Ihu \$1, 100(\$2); Carregar a \$1 16 bits sense signe Iui \$1, 100; Carregar a \$1 (H) el valor de16 bits Iw \$1, 100(\$2); Carregar a \$1 una paraula de 32 bits |
| sb<br>sh<br>sw<br>swl<br>swr                 | rt, desp(rs)<br>rt, desp(rs)<br>rt, desp(rs)<br>rt, desp(rs)<br>rt, desp(rs)                                              | <br>                            | $\begin{aligned} &\text{Mem[desp+(rs)]} = \text{rt}_{70} \\ &\text{Mem[desp+(rs)]} = \text{rt}_{150} \\ &\text{Mem[desp+(rs)]} = \text{rt} \\ &\text{Mem[desp+(rs)]} = \text{rt}_{3116} \\ &\text{Mem[desp+(rs)]} = \text{rt}_{150} \end{aligned}$                                                                                                                                                                                                                                                                                                                                                  | sb \$1, 100(\$2); Emmagatzemar el byte baix de \$1 sh \$1, 100(\$2); Emmagatzemar els 16 bits (L) de \$1 sw \$1, 100(\$2); Emmagatzemar \$1                                                                                                                                                                                   |
| mfhi<br>mflo<br>mthi<br>mtlo<br>movn<br>movz | rd<br>rd<br>rd<br>rd, rs, rt<br>rd, rs, rt                                                                                | I<br>I<br>I<br>R<br>R           | rd = hi<br>rd = lo<br>hi = rd<br>lo = rd<br>Si (rt <> 0) -> rd = rs<br>Si (rt = 0) -> rd = rs                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | mfhi \$1;<br>mflo \$1;<br>mthi \$1;<br>mtlo \$1;<br>movn \$1, \$2, \$3; Copiar si no és zero<br>movz \$1, \$2, \$3; Copiar si és zero                                                                                                                                                                                         |

# Aritmètiques, desplaçament i lògiques

| Sintaxi                                     |                                                                                                                | T                     | Descripció                                                                                                                                                                                                                                                                                  | Exemple                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|---------------------------------------------|----------------------------------------------------------------------------------------------------------------|-----------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| add addi addu addiu div divu mult multu sub | rd, rs, rt rd, rs, inm16 rd, rs, rt rd, rs, inm16 rt, rs rt, rs rt, rs rt, rs rt, rs rd, rs, rt rd, rs, rt     | R I R R R R R R       | rd = rs + ext_signe(imm16, 32)<br>rd = rs + rt<br>rd = rs + ext_zeros (imm16, 32)<br>lo = rs / rt; hi = mod (rs, rt);<br>lo = rs / rt; hi = mod (rs, rt);<br>hi-lo = rt * rs<br>hi-lo = rt * rs<br>rd = rs - rt                                                                             | add \$1, \$2, \$3; Suma paraules amb signe add \$1, \$2, 100; Suma paraules amb signe add \$1, \$2, \$3; Suma paraules sense signe add \$1, \$2, 100; Suma paraules sense signe add \$1, \$2, 100; Suma paraules sense signe div \$2, S3; Divisió amb signe div \$2, S3; Divisió sense signe mult \$2, S3; Producte amb signe mult \$2, S3; Producte sense signe sub \$1, \$2, S3; Diferència amb signe sub \$1, \$2, S3; Diferència sense signe |
| and andi nor or ori xor xori                | rd, rs, rt rd, rs, imm16 rd, rs, rt rd, rs, rt rd, rs, imm16 rd, rs, rt rd, rs, imm16 rd, rs, rt rd, rs, imm16 | I<br>R<br>R           | rd = rs NOR rt<br>rd = rs OR rt                                                                                                                                                                                                                                                             | and \$1, \$2, \$3<br>andi \$1, \$2, 100                                                                                                                                                                                                                                                                                                                                                                                                          |
| sll<br>sllv<br>sra<br>srav<br>srl<br>srlv   | rd, rt, shamt5<br>rd, rt, rs<br>rd, rt, shamt5<br>rd, rt, rs<br>rd, rt, shamt5<br>rd, rt, rs                   | R<br>R<br>R<br>R<br>R | rd = desp_lògic(rt, shamt5, esquerra)<br>rd = desp_lògic_var(rt, rs <sub>40</sub> , esquerra)<br>rd = desp_aritmètic(rt, shamt5, dreta)<br>rd = desp_aritmètic_var(rt, rs <sub>40</sub> , dreta)<br>rd = desp_lògic(rt, shamt5, dreta)<br>rd = desp_lògic_var(rt, rs <sub>40</sub> , dreta) | sll \$1, \$2, 3; \$1 = \$2 << 3<br>sllv \$1, \$2, \$3; \$1 = \$2 << \$3 <sub>4.0</sub><br>sra \$1, \$2, 3; \$1 = \$2 div $2^3$<br>srav \$1, \$2, \$3; \$1 = \$2 div $2^{(\$3 \text{ and } 1\text{Fh})}$<br>srl \$1, \$2, 3; \$1 = \$2 >> 3<br>srlv \$1, \$2, \$3; \$1 = \$2 << \$3 <sub>4.0</sub>                                                                                                                                                |

# Activació condicional, control de programa i varis

| Sintaxi                                              |                                                                                                                      | T                | Descripció                                                                                                                                                                                       | Exemple                                                                                     |
|------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------|------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------|
| slti<br>slti<br>sltu<br>sltiu                        | rd, rs, rt<br>rd rs, inm16<br>rd, rs, rt<br>rd, rs, inm16                                                            | R<br>I<br>R<br>I | Si (rs < rt), rd = 1; sinó rd = 0 (C'2)<br>Si (rs < ext_signe(imm16, 32), rd = 1; sinó rd = 0; (C'2)<br>Si (rs < rt), rd = 1; sinó rd = 0<br>Si (rs < ext_zeros(imm16, 32), rd = 1; sinó rd = 0; | slt \$1, \$2, \$3;<br>slti \$1, \$2, 100;<br>sltu \$1, \$2, \$3;<br>slti \$1, \$2, 100;     |
| beq bgez bgezal bgtz blez bltz bltzal bne J jal jalr | rt, rs, etiq rs, rt, etiq etiqueta etiqueta rd, rs rs | J<br>R           | Si (rs >= 0) PC = PC + etiq; sinó PC = PC + 4<br>Si (rs >= 0) PC = PC + etiq, \$31 = PC + 4; sinó PC = PC + 4                                                                                    | beq \$1, \$2, 100<br>bgez \$1, 100<br>bgezal \$1, 100<br>J 1000<br>jalr \$31, \$1<br>Jr \$1 |
| syscall<br>break<br>nop                              | codi20                                                                                                               | R<br>R<br>R      | Crida al sistema<br>Excepció de punt de parada. Codi20: bits 256<br>No operació                                                                                                                  |                                                                                             |

# Instruccions en coma flotant

| Accés a memòria   |                             |                                        |  |
|-------------------|-----------------------------|----------------------------------------|--|
| Instrucció        | Operació                    | Comentari                              |  |
| lwc1 ft, desp(rs) | $ft_{031} = Mem[desp+(rs)]$ | Lectura d'un real de 32 bits (COP1)    |  |
| swc1 ft, desp(rs) | $Mem[desp+(rs)] = ft_{031}$ | Escriptura d'un real de 32 bits (COP1) |  |

| Aritmètiques       |              |                            |  |
|--------------------|--------------|----------------------------|--|
| Instrucció         | Operació     | Comentari                  |  |
| add.fms fd, fs, ft | fd = fs + ft | Fms = s -> Simple precisió |  |
| sub.fms fd, fs, ft | fd = fs - ft | Fms = d -> Doble precisió  |  |
| mul.fms fd, fs, ft | fd = fs * ft |                            |  |
| div.fms fd, fs, ft | fd = fs / ft |                            |  |

| Comparació       |                  |                                                                                                            |  |
|------------------|------------------|------------------------------------------------------------------------------------------------------------|--|
| Instrucció       | Operació         | Casos                                                                                                      |  |
| c.con.fmt fs, ft | cc = (fs con ft) | c.lt.d fs, ft -> CC = (fs < ft)<br>c.le.d fs, ft -> CC = (fs <= ft)<br>c.eq.d fs, ft -> CC = (fs = ft)<br> |  |

# Instruccions en coma flotant

| De salt condicional |                     |                                      |  |  |
|---------------------|---------------------|--------------------------------------|--|--|
| Instrucció          | Operació            | Comentari                            |  |  |
| bc1f desp           | Si CC = 0 -> Saltar | Salt restringit a una zona de 128 KB |  |  |
| bc1t desp           | Si CC = 1 -> Saltar |                                      |  |  |

| Altres           |                            |                              |  |
|------------------|----------------------------|------------------------------|--|
| Instrucció       | Operació                   | Comentari                    |  |
| mtc1 rt, fs      | fs <- rt                   |                              |  |
| mfc1 rt, fs      | $rt = ext_signe(fs_{310})$ | Amb extensió de signe        |  |
| mov.fmt fd, fs   | fd = fs                    | fmt = s , d                  |  |
| cvt.d.fmt fd, fs | fd = Doble(fs)             | Converteix a doble precisió  |  |
| cvt.s.fmt fd, fs | fd = Simple(fs)            | Converteix a simple precisió |  |
| cvt.w.fmt fd, fs | fd = PuntFix(fs)           | Converteix a punt fix        |  |



#### Diagrama de blocs d'un nucli 4 kc del MIPS32



#### Blocs necessaris:

- Unitat d'execució
- Unitat de multiplicar/dividir (MDU)
- Sistema de Control del coprocessador (CPO)
- Unitat de control de la memòria (MMU)
- Taula de pàgines actives de la memòria virtual (TLB)
- Controlador de la memòria cau
- Unitat d'interfície amb el Bus (BIU)
- Control de la potència

#### Blocs opcionals:

- Memòria cau d'instruccions
- Memòria cau de dades
- Memòria RAM intermèdia (ScratchPad RAM)
- Controlador Enhanced JTAG (EJTAG) (test)

#### Programació: Llenguatges d'alt nivell i de baix nivell

- Factors que mesuren la qualitat del programes executables:
  - Grandària del programa
  - Velocitat d'execució
- Tradicionalment els compiladors generaven codi màquina d'una qualitat menor a la que podia escriure un programador.
  - Actualment, les memòries son molt més grans i la grandària ha deixat de ser critica.
- Els compiladors actuals generen un codi màquina d'alta qualitat, petit i ràpid.
  - Els programadors d'assemblador continuen tenint avantatge, ja que disposen d'un coneixement global del programa que els permet realitzar algunes optimitzacions del codi molt difícils de fer pels compiladors.
- Pot ser recomanable programar en llenguatge assemblador quan la velocitat del programa i la seva grandària siguin crítics.
  - Cas especial: Sistemes encastats.
- Solució mixta:
  - Programar en alt nivell la part gran del codi
  - Programar en assemblador les parts crítiques en quan a la velocitat
  - Programar en assemblador els sistemes que tenen poca memòria.



#### Desenvolupament de programes en assemblador: fases

Traducció del programa font a codi màquina

- Assemblador
  - Traductor de llenguatge assemblador a llenguatge màquina.
  - Genera un fitxer amb el codi objecte equivalent al codi font complert, juntament amb la informació necessària pel muntatge.
- Compilador
  - Traductor de llenguatge d'alt nivell a assemblador.
  - Actualment, tots els compiladors tradueixen directament a llenguatge màquina.
    - Generen un fitxer amb el codi objecte equivalent al codi font complert, juntament amb la informació necessària pel muntatge.
- Si el codi font té errors sintàctics, no es genera el codi objecte.
- Intèrpret: traductor de llenguatge d'alt nivell a llenguatge màquina.
  - Un intèrpret tradueix i executa les instruccions del programa font una a una, sense generar cap fitxer amb el codi objecte.
  - Els intèrprets son propis dels anomenats llenguatges interpretats (BASIC, LISP, etc).

#### Desenvolupament de programes en assemblador: fases Càrrega i execució

- Consisteix en la transferència del programa executable a la memòria del computador i el posterior llançament de la seva execució.
- El programa executable està format per instruccions en llenguatge màquina i està emmagatzemat en posicions consecutives de la memòria.
- El comptador de programa (PC) és el registre que conté l'adreça de la posició de memòria que conté la instrucció que s'ha d'executar a continuació.
- Eina utilitzada: carregador.
  - Pertany al sistema operatiu.

- Es poden destacar les següents instruccions:
  - beq r1, r2, Desp (Saltar si és igual)
    - Compara els valors dels registres r1 i r2
    - Si son iguals, el flux del programa salta a la instrucció que es correspon al desplaçament indicat. (PC = PC + Desp)
    - Si son diferents, s'executa la següent instrucció.
  - bne r1, r2, Desp (Saltar si és diferent)
    - Si el valor dels dos registres son diferents, al programa salta a l'etiqueta especificada.
    - Si son iguals, continua l'execució.
  - slt r1, r2, r3 (menor)
    - Si r2 és menor que r3, r1 es carrega amb un 1.
    - Si r2 és més gran o igual que r3, r1 valdrà 0.

# Estructures de control

• Exemple:

```
    C:
    if (i==j)
    f = f - i;
    else
    f = g + h;
```

```
MIPS:
Suposem que les 5 variables es corresponen
```

```
# Suposem que les 5 variables es corresponen als registres $s:

# f : $s0; g : $s1; h : $s2; i : $s3; j : $s4;

beq $s3, $s4, THEN # ($s3 == $s4) saltar a THEN

add $s0, $s1, $s2; # f = g + h

j Fi_IF

THEN: sub $s0, $s0, $s3 # f = f - i

Fi_IF:
```

• Exemple:

#### Condició if-then



```
MIPS:
IF:
         lw
                  $s0, X
         lw
                  $s1, Y
                  $s0, $s1, Fi_if
         slt
                  $s0, $s0, 2
         addi
                  $s1, $s1, -2
         addi
                  $s0, X
         SW
                  $s1, Y
         SW
Fi if:
```

# Estructures de control

• Exemple:

#### Condició if-then-else





• Exemple:

#### Condició repeat-until

Algoritme que calcula el màxim comú divisor



```
MIPS:
                   $s0, $0, 81
         addi
                                       # a = 81
         addi
                   $s1, $0, 18
                                       # b = 18
Repeat: add
                   $s2, $0, $s1
                                       # mcd = b
                   $s0, $s1
         div
                                       #a%b
         addi
                   $s0, $s1, 0
                                       a = b
         mfhi
                   $s1
                                       \#b = res
                   $s1, Repeat
         bnez
```

# Estructures de control

• Exemple:

#### Condició While-do

Càlcul del terme anéssim de la sèrie de Fibonacci



```
MIPS:
# n: $s0; f: $s1; fant: $s2;
# i: $s3; faux: $s4
          lui
                    $s0, 5
          lui
                    $s2, 1
          lui
                    $s1, 1
          lui
                    $s3, 2
                    $s3, $s0, Fi
While:
          bgtz
                    $s4, $s1, $0
          addu
                    $s1, $s1, $s2
          addu
          addu
                    $s2, $s4, $0
                    $s3, $s3, 1
          addui
                    While
         i
```

#### • Exemple:

#### Condició For

Càlcul del terme anéssim de la sèrie de Fibonacci



```
MIPS:
# n:$s0; f:$s1; fant:$s2;
# i: $t0; faux: $s4
          lui
                    $s0, 5
          lui
                    $s2, 1
          lui
                    $s1, 1
                    $t0, 2
          lui
                    $t1, $s0, $t0
For:
          slt
          bltz
                    $t1, Fi_For
                    $s4, $s1, $0
          addu
          addu
                    $s1, $s1, $s2
                    $s2, $s4, $0
          addu
                    For
Fi_For:
```

# Estructures de control

#### • Exemple:

```
C:
(Variables senceres)
Int a, V[100];
Int i, j, k;
i = 0; j = 1;
while (V[i] == k)
{
    i = i + j;
}
```

```
MIPS:
# L'adreça de V[0] : $s1;
# les variables i, j i k a $s2, $s3 i $s4
          addu
                    $s2, $0, $0
                                         #i = 0
          addui
                    $s3, $0, 1
                                         # j = 1
                                         # t1 = 2 * i
While:
          addu
                    $t1, $s2, $s2
          addu
                    $t1, $t1, $t1
                                         #t1 = 4*i
                    $t1, $t1, $s1
          addu
                                         # t1 = @ V[i]
                    $t0, 0($t0)
          lw
                                         # t0 = V[i]
                    $t0, $s4, Fi
                                         \# V[i] == k ?
          bne
                    $s2, $s2, $s3
                                         #i = i + j
          addu
Fi:
```